Changes between Version 7 and Version 8 of Ex09課題2016
- Timestamp:
- Jun 21, 2016 1:29:33 PM (10 years ago)
Legend:
- Unmodified
- Added
- Removed
- Modified
-
Ex09課題2016
v7 v8 6 6 データパスとは、ブロック図で、全体制御部とALU制御部を除いた部分のことです。 7 7 8 データパスの入出力は、クロック信号CK、クリア信号CLR、制御部と接続される各信号(32ビットの命令および、 !RegDstなどの信号)です。9 制御部との接続は、例えば、 !RegWriteという入力ポートを宣言し、8 データパスの入出力は、クロック信号CK、クリア信号CLR、制御部と接続される各信号(32ビットの命令および、RegDstなどの信号)です。 9 制御部との接続は、例えば、RegWriteという入力ポートを宣言し、 10 10 その入力がレジスタファイルの所定の入力につながるように 11 11 (レジスタファイルをインスタンス宣言し、宣言のなかの入出力ポートにRegWriteを含めておく)します。 … … 17 17 module Datapath(PCwriteCond, PCWrite, IorD, MemRead, MemWrite, MemtoReg, 18 18 IRwrite, PCSource, ALUop, ALUSrcB, ALUSrcA, RegWrite, RegDST, 19 PCload, ZeroFlag, 19 PCload, ZeroFlag, INST_0_5, 20 20 OP, CK, CLR); 21 21 … … 31 31 output ZeroFlag; // ALU zero flag 32 32 output [5:0] OP; 33 33 output [5:0] INST_0_5; 34 34 ... 35 35
